Cited time in webofscience Cited time in scopus

하드웨어 복잡도를 줄인 고속 CA-CFAR 프로세서 설계

Title
하드웨어 복잡도를 줄인 고속 CA-CFAR 프로세서 설계
Alternative Title
(Fast CA-CFAR Processor Design with Low Hardware Complexity)
Author(s)
현유진오우진이종훈
DGIST Authors
현유진이종훈
Issued Date
2011-09
Type
Article
ISSN
1229-6384
Abstract
본 논문에서는 레이더의 탐지 알고리즘에 적용되는 CA-CFAR 알고리즘을 설계하였다. CFAR 알고리즘의 제곱평균 연산을위해 근사화 기법을 사용하였으며, 고정 소수점을 이용하여 관련 연산을 처리하였다. 이러한 구조는 하드웨어 복잡도를 줄일뿐 아니라 계산량을 감소시킬 수 있다. CFAR 연산은 슬라이딩 윈도우 기법을 기반으로 하는데, 이를 고속으로 처리하기 위해동시 병렬 처리 가능한 다중 윈도우 방식도 제안하였다. 제안된 CA-CFAR 프로세서는 실제 FPGA를 통해 합성되어지고 구현되었다. 또한 FPGA 내에서 제공한 라이버러리를 이용한 제곱평균 연산 방법과 성능 비교를 하였다. 검증 결과 제안된 하드웨어 구조는 399MHz까지 동작가능하며, 전체 계산 시간은 약 70% 향상됨을 확인 할 수 있다.
URI
http://hdl.handle.net/20.500.11750/4980
Publisher
대한전자공학회
Related Researcher
  • 현유진 Hyun, Eugin
  • Research Interests Radar system; Radar signal processing; Automotive radar; Surveillance radar; Commercial radar; Defence radar
Files in This Item:

There are no files associated with this item.

Appears in Collections:
Division of Intelligent Robotics 1. Journal Articles
Division of Automotive Technology Advanced Radar Tech. Lab 1. Journal Articles
Convergence Research Center for Future Automotive Technology 1. Journal Articles
Division of Automotive Technology 1. Journal Articles

qrcode

  • twitter
  • facebook
  • mendeley

Items in Repository are protected by copyright, with all rights reserved, unless otherwise indicated.

BROWSE