Cited time in webofscience Cited time in scopus

Full metadata record

DC Field Value Language
dc.contributor.advisor 권혁준 -
dc.contributor.author Dong Jae Kwon -
dc.date.accessioned 2022-07-07T02:29:06Z -
dc.date.available 2022-07-07T02:29:06Z -
dc.date.issued 2021 -
dc.identifier.uri http://dgist.dcollection.net/common/orgView/200000362690 en_US
dc.identifier.uri http://hdl.handle.net/20.500.11750/16665 -
dc.description.abstract Transition Metal Dichalcogenides (TMDs) are promising electronic materials due to their mechanical, electrical, and optical properties. Among them, Molybdenum disulfide (MoS2) is the most actively studied ma-terial due to the n-type semiconducting property in 2H phase, high carrier mobility, and tunable bandgap. MoS2 is mainly deposited by the mechanical exfoliation method using scotch tape, Physical Vapor Deposition (PVD), and Chemical Vapor Deposition (CVD). Especially, CVD is the preferred deposition method due to the thick-ness controllability of layer and large-scale process. However, the electrical properties of the CVD grown MoS2 thin film transistors (TFTs) are relatively poor such as low field-effect mobility and high subthreshold swing.

One of the approaches to improve these properties is thermal annealing, which uses a furnace to perform the overall thermal treatment. In order to investigate the reason why electrical properties are improved through thermal annealing, it is necessary to analyze the contact region and interface region separately. For this purpose, compared to conventional thermal annealing, which affects all parts, laser annealing is beneficial to local heat treatment. Consequently, this study investigates the effect of laser annealing on the interface region. Because the interface quality is poor due to CVD-grown MoS2 and ALD-deposited Al2O3, a new laser annealing method called “Gate Annealing(GA)” is proposed to study the change of the interface area.

Through the proposed method, it is confirmed that the change of electrical characteristics that the interface quality can be improved by effectively reducing traps. The reduced interface traps enhance the electrical char-acteristics such as decreased total electrical resistance, slightly increased the field-effect mobility, increased the on/off current ratio, decreased subthreshold swing, and negative shift of threshold voltage. These changes are supported by the quantitative analysis of MoO3 in the XPS results that GA can reduce resides. Besides, in the analysis using the Y-Function Method (YFM), intrinsic mobility is significantly increased compared to field-effect mobility. It can be seen that the GA method affects the improvement of interface quality. As a result, GA is a method that can contribute to electrical characteristics by improving the Al2O3/MoS2 interface by reducing the interface traps.
-
dc.description.statementofresponsibility Y -
dc.description.tableofcontents Ⅰ. Introduction 1
1.1 MoS2: One of the promising 2D material for electronic devices 1
1.2 Annealing process for enhancing the MoS2 TFTs 6
1.2.1 Effects of thermal annealing 6
1.2.2 Laser Annealing: Alternative method of thermal annealing 8
1.3 Merits of top-gated structures for MoS2 TFTs 11
1.4 Significance of thermal treatment for Al2O3/MoS2 interface 12

Ⅱ. Experimental Procedures 14
2.1 Fabrication process of top-gated CVD grown MoS2 TFTs 14
2.2 Configuration of Laser Annealing system 17
2.3 Experimental process of Laser Annealing process 18

Ⅲ. Result and Discussion 21
3.1 Analysis of electrical characteristics change through Gate Annealing 21
3.2 Evaluation of interface quality with Y-Function Method 38

Ⅳ. Conclusion 42
Ⅴ. Future Works 44
Ⅵ. Reference 45
Ⅶ. Acknowledgement 48
-
dc.format.extent 49 -
dc.language eng -
dc.publisher DGIST -
dc.subject Laser Annealing, Molybdenum disulfide, Chemical Vapor Deposition, Top-gated structure, Thin Film Transistor, 상부 게이트 구조, 화학적 기상 증착법, 이황화 몰리브덴, 레이저 열처리, 박막 트랜지스터 -
dc.title Impact of laser annealing for CVD grown MoS2 thin film transistors in top gate structure -
dc.title.alternative 화학적 기상 증착법으로 성장시킨 이황화 몰리브덴 박막 트랜지스터의 상부 게이트 구조에서 레이저 열처리가 미치는 영향 -
dc.type Thesis -
dc.identifier.doi 10.22677/thesis.200000362690 -
dc.description.alternativeAbstract 본 논문은 새로운 레이저 어닐링 방법인 게이트 어닐링 (Gate Annealing)을 처리했을 때, 상부 게이트 구조에서 화학적 기상 증착법(Chemical Vapor Deposition)으로 성장시킨 이황화 몰리브덴(Molybdenum disulfide -
dc.description.alternativeAbstract MoS2) 박막 트랜지스터의 전기적 특성 변화에 대한 연구이다. 전이금속 칼코젠화합물 (Transition Metal Dichalcogenides -
dc.description.alternativeAbstract TMDs)은 2차원 반도체 물질로 주목받고 있으며, 그 중 이황화 몰리브덴은 상대적으로 넓은 밴드갭 때문에 각광받는 전자 재료이다. 이황화 몰리브덴을 증착하는 방법에는 다양한 공정 방법이 있으며, 대면적 공정에 적용하기 위해서는 화학적 기상 증착법이 필수적이다. 하지만 이 공정은 낮은 전기적 이동도로 인하여 전기적 특성이 좋지 않아서, 이를 개선하기 위한 한 가지 접근법으로 열 어닐링(thermal annealing) 방법이 제안되었다. 열처리 효과에 의한 전기적 특성을 분석하기 위해서는 Contact 영역과 interface 영역을 분리해서 연구할 필요가 있는데, 기존의 열 어닐링 방법은 전체적인 열처리로 인하여 특정 영역에 대한 변화를 관찰하기 어렵다. 따라서 본 연구에서는 국부적인 열처리를 위해서 레이저 어닐링(Laser Annealing)이 제안되었으며, 레이저 어닐링이 interface 영역에 미치는 영향을 관찰하였다. 특히 화학적 기상 증착법으로 성장시킨 MoS2와 원자층 증착법 (Atomic Layer Deposition)을 이용한 Al2O3는 trap이 비교적 많이 형성될 수 있어서 interface 품질이 좋지 못하다. 이러한 문제 때문에, interface 영역에서의 직접적인 열처리가 필요하며, 본 논문에서 게이트 어닐링이 interface 영역에 미치는 영향을 조사하였다. 그 결과, interface trap을 효과적으로 줄임으로써 interface 품질을 향상시킬 수 있었고, 전기적 특성 변화를 관찰할 수 있었다. 전기적 특성 변화에는 전체 전기적 저항이 30.8% 감소하고, 전계 효과 이동도가 22.34% 증가하였으며, 문턱 전압이 negative shift하였으며, subthreshold swing이 12.36% 감소하는 것을 확인하였다. 줄어든 interface trap은 XPS 결과의 MoO3의 정량분석을 통하여 그 가능성을 확인할 수 있었다. 또한 Y-Function method를 이용하여 접촉 저항의 영향 없이 고유 이동도(intrinsic mobility)를 추출하였으며, 그 결과 게이트 어닐링을 통하여 52.8% 증가했음을 확인할 수 있다. 또한, 전체 저항과 채널 저항을 추출하여 비교해보았을 때, 게이트 어닐링을 통해서 모두 감소한 것을 확인할 수 있으며 전체 저항에서 채널 저항이 가지는 비중이 줄었음을 확인할 수 있다. 결론적으로 게이트 어닐링 방식은 inter-face trap을 줄여 Al2O3/MoS2 interface를 개선할 수 있는 효과적인 방법이다. -
dc.description.degree Master -
dc.contributor.department Information and Communication Engineering -
dc.contributor.coadvisor Hongki Kang -
dc.date.awarded 2021/02 -
dc.publisher.location Daegu -
dc.description.database dCollection -
dc.citation XT.IM 권25 202102 -
dc.contributor.alternativeDepartment 정보통신융합전공 -
dc.contributor.affiliatedAuthor Dong Jae Kwon -
dc.contributor.affiliatedAuthor Hyuk-Jun Kwon -
dc.contributor.affiliatedAuthor Hongki Kang -
dc.contributor.alternativeName 권동재 -
dc.contributor.alternativeName Hyuk-Jun Kwon -
dc.contributor.alternativeName 강홍기 -
Files in This Item:
200000362690.pdf

200000362690.pdf

기타 데이터 / 3.82 MB / Adobe PDF download
Appears in Collections:
Department of Electrical Engineering and Computer Science Theses Master

qrcode

  • twitter
  • facebook
  • mendeley

Items in Repository are protected by copyright, with all rights reserved, unless otherwise indicated.

BROWSE