Detail View

DC Field Value Language
dc.contributor.author 설태령 -
dc.contributor.author 이정협 -
dc.contributor.author 최지웅 -
dc.date.accessioned 2026-04-15T17:11:36Z -
dc.date.available 2026-04-15T17:11:36Z -
dc.identifier.uri https://scholar.dgist.ac.kr/handle/20.500.11750/60246 -
dc.description.abstract 본 발명은 전류-디지털 변환 장치에 관한 것으로, 일실시예에 따른 전류-디지털 변환 장치는 입력 전류를 출력하는 전류원과 연결되는 적분기와, 적분기와 연결되어 입력 전류 중 AC 전류에 대응되는 제1 디지털 출력코드를 생성하는 양자화기와, 적분기의 입력단과 양자화기의 출력단을 연결하는 델타-시그마() 루프 상에 형성되는 제1 루프회로와, 적분기의 입력단과 양자화기의 출력단을 연결하는 절단 노이즈형 기준선 서보(truncation-noise-shaped baseline-servo; TNS-BS) 루프 상에 형성되어 입력 전류 중 DC 전류에 대응되는 제2 디지털 출력코드를 생성하는 제2 루프회로 및 제1 디지털 출력코드와 제2 디지털 출력코드를 합산하여 최종 디지털 출력코드를 생성하는 가산기를 포함한다. -
dc.title 넓은 동적 범위를 가지는 전류-디지털 변환 장치 -
dc.title.alternative CURRENT-TO-DIGITAL CONVERTER WITH WIDE DYNAMIC RANGE -
dc.type Patent -
dc.publisher.country KO -
dc.identifier.patentApplicationNumber 10-2024-0014302 -
dc.date.application 2024-01-30 -
dc.identifier.patentRegistrationNumber 10-2938761 -
dc.date.registration 2026-03-10 -
dc.contributor.assignee (재)대구경북과학기술원(100/100) -
dc.type.iprs 특허 -
Show Simple Item Record

File Downloads

  • There are no files associated with this item.

공유

qrcode
공유하기

Related Researcher

이정협
Lee, Junghyup이정협

Department of Electrical Engineering and Computer Science

read more

Total Views & Downloads

???jsp.display-item.statistics.view???: , ???jsp.display-item.statistics.download???: