Cited time in webofscience Cited time in scopus

Full metadata record

DC Field Value Language
dc.contributor.author 박지성 ko
dc.contributor.author 이성진 ko
dc.contributor.author 김지홍 ko
dc.date.accessioned 2018-06-14T01:04:30Z -
dc.date.available 2018-06-14T01:04:30Z -
dc.date.created 2018-05-21 -
dc.date.issued 2017-11 -
dc.identifier.citation 정보과학회논문지, v.44, no.11, pp.1130 - 1137 -
dc.identifier.issn 2383-630X -
dc.identifier.uri http://hdl.handle.net/20.500.11750/6595 -
dc.description.abstract 하나의 메모리 셀에 여러 비트의 정보를 저장하는 다치화 기법은 공정 미세화와 함께 낸드 플래시 메모리의 집적도를 크게 향상시켰지만, 그 반대급부로 MLC 낸드 플래시 메모리의 평균 쓰기 성능은 SLC 낸드 플래시 메모리 대비 두 배 이상 하락하였다. 본 논문에서는 MLC 낸드 플래시 기반 저장장치의 성능 향상을 위해 제안되었던 기존의 계층 교차적 최적화 기법들을 소개하고, 두 기법의 상호 보완성을 분석하여 해당 기법들의 한계점을 극복하는 새로운 통합 기법을 제안한다. MLC 낸드 플래시 디바이스에 존재하는 성능 비대칭성을 플래시 변환 계층 수준에서 최대한 활용함으로써, 제안하는 기법은 인가되는 다수의 쓰기 명령을 SLC 낸드 플래시 디바이스의 성능으로 처리하여 저장장치의 성능 향상을 도모한다.
실험 결과, 제안하는 기법은 기존 기법 대비 평균 39%의 성능 향상을 달성할 수 있음을 확인하였다.

The multi-leveling technique that stores multiple bits in a single memory cell has significantly improved the density of NAND flash memory along with shrinking processes. However, because of the side effects of the multi-leveling technique, the average write performance of MLC NAND flash memory is degraded more than twice that of SLC NAND flash memory. In this paper, we introduce existing cross-layer optimization techniques proposed to improve the performance of MLC NAND flash-based storages, and propose a new integration technique that overcomes the limitations of existing techniques by exploiting their complementarity. By fully exploiting the performance asymmetry in MLC NAND flash devices at the flash translation layer, the proposed technique can handle many write requests with the performance of SLC NAND flash devices, thus significantly improving the performance of NAND flash-based storages. Experimental results show that the proposed technique improves performance 39% on average over individual techniques.
-
dc.language Korean -
dc.publisher 한국정보과학회 -
dc.subject 멀티 레벨 셀 낸드 플래시 메모리 -
dc.subject 낸드 플래시 기반 저장장치 -
dc.subject 플래시 변환 계층 -
dc.subject 계층 교차적 최적화 -
dc.subject multi-level cell NAND flash memory -
dc.subject NAND flash-based storages -
dc.subject flash translation layer (FTL) -
dc.subject cross-layer optimization -
dc.title MLC 낸드 플래시 기반 저장장치의 쓰기 성능 개선을 위한 계층 교차적 최적화 기법 -
dc.title.alternative A Cross Layer Optimization Technique for Improving Performance of MLC NAND Flash-Based Storages -
dc.type Article -
dc.identifier.doi 10.5626/JOK.2017.44.11.1130 -
dc.type.local Article(Domestic) -
dc.type.rims ART -
dc.description.journalClass 2 -
dc.identifier.kciid ART002283075 -
dc.contributor.nonIdAuthor 박지성 -
dc.contributor.nonIdAuthor 김지홍 -
dc.identifier.citationVolume 44 -
dc.identifier.citationNumber 11 -
dc.identifier.citationStartPage 1130 -
dc.identifier.citationEndPage 1137 -
dc.identifier.citationTitle 정보과학회논문지 -
dc.type.journalArticle Article -
dc.description.isOpenAccess N -
dc.contributor.affiliatedAuthor 이성진 -
Files in This Item:

There are no files associated with this item.

Appears in Collections:
Department of Electrical Engineering and Computer Science Data-Intensive Computing Systems Laboratory 1. Journal Articles

qrcode

  • twitter
  • facebook
  • mendeley

Items in Repository are protected by copyright, with all rights reserved, unless otherwise indicated.

BROWSE